RISC-V MCU中文社区

【求助】 开源的e203rtl 可以在FPGA板子(DDRt)跑50M主频吗?有遇到这个问题的吗?

发表于 NucleiStudio讨论专区 2025-06-05 11:05:59
4
57
0

开源的e203rtl 可以在FPGA板子(DDRt)跑50M主频吗?
跑25M时,可以通过spi打印出来数数据,但是跑50M主频时候,看似下载进去了,什么也没打印出来,有遇到这个问题的同学吗?老师或者大佬可以解读一下吗?用的芯来的全套东西,FPGA板子DDRT,nuclei studio

喜欢0
用户评论 (4)
  • 小可爱向前冲

    2025-06-05 14:50:32 小可爱向前冲 1#

    haibo

    50M主频比较高诶,FPGA阶段会搞这么高主频嘛?

    那流片出来50M可行吗?还是只是FPGA阶段不用这个高的频率

  • 小可爱向前冲

    2025-06-05 14:48:19 小可爱向前冲 2#

    haibo

    我猜应该是主频太高了,时序上timing过不去

    但是FPGA上vivado的log里写时序满足

  • haibo

    2025-06-05 14:16:29 haibo 3#

    haibo

    50M主频比较高诶,FPGA阶段会搞这么高主频嘛?

    我猜应该是主频太高了,时序上timing过不去

  • haibo

    2025-06-05 14:15:33 haibo 4#

    50M主频比较高诶,FPGA阶段会搞这么高主频嘛?

小可爱向前冲

小可爱向前冲 实名认证

懒的都不写签名

积分
问答
粉丝
关注
  • RV-STAR 开发板
  • RISC-V处理器设计系列课程
  • 培养RISC-V大学土壤 共建RISC-V教育生态
RV-STAR 开发板