开源的e203rtl 可以在FPGA板子(DDRt)跑50M主频吗?跑25M时,可以通过spi打印出来数数据,但是跑50M主频时候,看似下载进去了,什么也没打印出来,有遇到这个问题的同学吗?老师或者大佬可以解读一下吗?用的芯来的全套东西,FPGA板子DDRT,nuclei studio
50M主频比较高诶,FPGA阶段会搞这么高主频嘛?
那流片出来50M可行吗?还是只是FPGA阶段不用这个高的频率
我猜应该是主频太高了,时序上timing过不去
但是FPGA上vivado的log里写时序满足