-
开始接触平头哥剑池CDK,摸索(鼠标乱点)了一下,发现了里面竟然有nuclei_rvstar的sdk, 心情有点小激动。恰好手中有一块RV-STAR的板子,于是就想着那正好建个工程点个LED灯吧。1 ...
-
ddr200t开发板是否有HDMI接口用于视频输出,或者有没有其他有HDMI接口的开发板能够接到ddr200t上呢
-
开发板:Nuclei DDR200T FPGA环境:Windows10软件版本:NucleiStudio_IDE_202009试验过程:1、 Gitee下载了开源的mcs文件Vivado烧写至FPGA...
-
在很长一段时间,CPU架构百花齐放,相互争霸,处于“军阀割据”的状态。新兴处理器(CPU)开源指令集RISC-V的出现,不仅提供除x86与ARM架构之外的新选择,而且是解决这一割据局面的好选择。由于R...
-
开发板:正点原子达芬奇Pro开发板FPGA Artix-7 XC7A100T调试器:Sipeed USB-JTAG/TTL RISC-V调试器 OpenOCD报错如下: Open On-Chip De...
-
在使用Nuclei SDK或者HBird SDK进行下载(upload)或者调试(debug)的时候出现下面这种输出:使用的flash是w25q256FVFIG 求助有啥解决办法?
-
用NucleiStudio往ddr200t开发板下载程序后,每次程序运行一半就卡住。程序tb仿真的时候没有问题,但一上板子就卡住,请问这是什么问题?该如何解决呢?
-
如题
-
求助:如何下载Package和生成对应的RTL代码?这些视频的内容在哪里能搜索到,谢谢
-
我手上有一张DDR200T的开发板,板载了一块512M的SDRAM内存,板子烧了一个UX600的demosoc,我是要在这个板子跑RT-Thread。要是想使用这块SDRAM应该怎么做呢?应该不是只修...
-
使用的是DDR200T,它板载了512M DDR3L的内存,跑的的一个UX600的demosoc.修改gcc_demooc_ddr.ld,让LENGTH长度之和超过256M,比方这里是257M,系统就...
-
队伍编号:CICC1413 摘要由于开发板可能不能第一时间拿到手,而这时候我们要开始相关的工作,所以我们需要找到一种方法在没有开发板下能够推进进度,本文主要介绍在Vivado下进行drystone的仿...
-
“芯来RISC-V”杯开发板申请审核结果审核结果补充说明1. 其他参赛队伍后续如需申请开发板,可发送申请并将当前进展发送至邮箱canhunucleisys.com,以供评估。借用方式1. 访问芯来科技...
-
有大佬可以解答一下吗?在挂载DMA的时候,DMA的slave端可以挂在e_203外设的预留端口里面,按理来说DMA的master端口应该挂在的系统存储总线的slave端口,但是我发现系统存储总线的sl...
-
想我一下大佬,e203中的back2back情况是什么意思?比如说这里是ALU中muldiv模块中的一段代码,在back2back的情况下,取余和除法直接输出结果,但乘法mul却不是,不知道为什么?也...
-
编译是成功了,但是遇到了论坛里常见的问题, 请问是不是要在soc中的ddr200t文件夹中hbird-e-sdk中ddr200t文件夹中的约束文件,如果要加,该加些什么。
-
我想尝试在NucleiStudio中添加IDE指令,查阅相关资料后被推荐采用C内嵌汇编的方式,想看看具体的例子,希望先将nuclei-board-labs添加至例程,但没找到更加具体的操作步骤,希望能...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Vivado2018.3、NucleiStudio_IDE_202102-wi...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Vivado2018.3、NucleiStudio_IDE_202102-wi...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 官方NICE协处理器代码详解(带注释)话不多说,直接上代码Github:https:...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Iverilog12.0、riscv64-unknown-elf-gcc10....
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Vivado2018.3、NucleiStudio_IDE_202102-wi...
-
报名编号:CICC2469团队名称:AM学校名称:广东工业大学队伍成员:林贤、刘合明、谢泽铭指导老师:郑欣、高怀恩 环境:Ubuntu20.04、Iverilog12.0、gtkwave3.3.103...
-
报名编号:CICC5074 团队名称:test1 学校名称:东南大学 队伍成员:陈文轩、刘子健、华宇豪 指导老师:秦明 开发板:DDR200T 根据教程https://doc.nucleisys.co...
-
报名编号:CICC1182团队名称: 源计划学校名称:国防科技大学队伍成员:陈爽,唐之宇,杨焯指导老师:黎铁军 内容:在run synthsis的时候报错: cannot open include f...
-
团队编号:CICC1849团队名称:能用就行队学校:安徽工业大学团队成员:高志强,叶颖,汪志泉指导老师:王玲玲解决:为解决蜂鸟e203移植A7lite-100T时时钟信号与复位信号不一致,IP核出现未...
-
如图,在运行示例代码的时候,nice_req_valid信号一直是0,而且nice_req_rs1和nice_req_rs2信号的值一直是0,但是却可以正常输出结果,请问是什么原因
-
书上提到nice_icb_cmd_size信号是控制读写数据量,在示例代码中默认是2’b10,也就是四字节,如果我把它改成2’b01,是不是每次会读二字节,那这样的话在32位宽的数据传输时会高位补齐吗...
-
错误如图
-
报名编号:CICC1182团队名称: 源计划学校名称:国防科技大学队伍成员:陈爽,唐之宇,杨焯指导老师:黎铁军 内容:在Ubuntu上安装iverilog 12.0方法 安装步骤如下:1、打开终端并更...